Multiple parasitic extraction models, including lumped RC, C only, R only, coupled C and fully distributed RC

Full-Chip Parasitic Extraction

Hipex™를 통해 설계자는 레이아웃에서 매우 정확한 기생 용량과 기생 저항을 추출할 수 있습니다. Exact, Clever와 같은 실바코의 다른 추출 툴과 통합이 가능한 기능을 통해 보다 정밀한 조정이 가능하며, 3D 추출에도 대응하고 있습니다.

소개

Hipex는 정확하고 빠른 full-chip 계층 기생 추출 소프트웨어로서, 계층형 레이아웃에서 기생 캐패시턴스(C)와 저항(R)을 추출합니다. Hipex는 Expert 레이아웃 에디터와 완벽하게 연계하여 DRC/LVS 검증과 RC 기생 추출의 통합 디자인 플로우를 실현합니다.

주요 특징

  • 사용자 프로그래밍이 가능한 넷리스트 추출로 추출 파라미터의 커스텀 세트가 가능(예: Well Proximity, STI 응력 효과 등)
  • 다양한 기생 추출 모델(집중 RC, C-only, R-only, couple C, 전체 분포된 RC)에 대응하는 최적의 추출 모델을 선택하고 설계 가능
  • 기생 SPICE, 백-애노테이션 된 넷리스트, SPICE, DSPF, SPEF, CSV 등의 다양한 형식으로 기생 정보를 출력
  • Expert 레이아웃 에디터와 완벽하게 통합된 자동 백-애노테이션으로 레이아웃한 후 시뮬레이션 및 분석을 정밀하게 실행
  • 차폐되지 않은 가로 방향(다방향) 캐패시턴스 모델
  • 코너 캐패시턴스 모델
  • 사용자 정의 CPX OVERLAP 명령으로 더욱 정밀한 기생 캐패시턴스 계산이 가능
  • 새롭게 탑재된 필드 솔버 모드로 기생 저항 계산을 정확하게 실행하고, 다수의 접점을 배치한 구성 및 영역을 3-레이어까지 추가 가능
  • 추출한 기생 RC 넷리스트를 위한 새로운 출력 CSV 형식을 선택할 수 있고, 각각의 넷 캐패시턴스 및 지정한 두 점 간의 저항을 취득 가능

장점

  • 사용자 정의 기술(예: LCD, 아날로그, 믹스드) 및 업계 표준 PDK에 대응
  • MOSFET, MESFET, BJT, JFET, 다이오드, 캐패시터, 저항 및 사용자 정의 파라미터 소자 추출 가능
  • 45°/90°가 아닌 소자도 정확하게 추출
  • 배선 툴과의 통합을 통해 블랙-박스에 대응
  • full-chip 또는 지정한 넷에 대한 기생 커플링 캐패시터의 추출
  • 사용자 정의 캐패시턴스 또는 자체 캐패시턴스 모델을 제공
  • Exact에서 생성한 외부 캐패시턴스 룰 파일에 대응 (3D 정밀 모드)
  • 증가형 캐패시턴스 데이터베이스를 넷으로 생성
  • 지정한 넷을 추출하여 임계 경로의 기생 캐패시턴스를 고속으로 계산
  • L 형, T 형, 십자형 및 곡선이 있는 저항 형상을 처리
  • 사용자 정의 스크립트를 사용한 저항 계산의 커스터마이즈
  • 컨택 오버-사이즈와 클러스터에 의한 저항 형상의 단순화
  • full-chip 또는 지정된 노드에 대해, 기생 저항을 포함한 넷리스트를 계층적으로 추출
  • 증가형 저항 데이터베이스를 넷별로 생성
  • 여러 추출 모델 및 방정식 솔버에 의한 임의의 저항 형상을 처리
  • 보다 정확한 RC 분산을 위해 긴 도선을 분할
  • 스크립트 언어로 사용자 정의 룰 작성에 대응

 

기술 사양

  • RC 네트워크에 PI 모델 사용
  • 스트라이프 알고리즘 및 스트라이프 데이터베이스를 사용하여 다중 프로세서 시스템에서 효율적인 병렬 처리를 실현
  • SPICE, DSPF, SPEF, CSV 추출 형식 지원
  • 시간 영역 및 S 파라미터 기반의 매크로 모델링하여 CRC 감소를 실행