Fast, intuitive and hierarchical LVS debugging with cross-probing to layout and schematic views

DRC/LVS/Net Physical Verification

Guardian™은 아날로그/믹스드 시그널/RF IC를 위한 물리 검증 툴입니다. Guardian은 Expert 레이아웃 편집기와 통합되어 디자인 룰 위반을 시각적으로 표시할 수 있으며, 디자인에 문제가 있으면 신속하고 정확하게 식별 할 수 있습니다. 또 Expert와 연계하여 문제 해결을 쉽고 빠르게 할 수 있습니다. Guardian은 레이아웃 넷리스트를 추출하여 최종 시뮬레이션에 사용할 수 있으며, 스키매틱(논리 넷리스트)과 레이아웃(넷리스트)의 비교를 효과적으로 실시할 수 있습니다.

소개

Guardian은 대화형/배치 모드 검증에 대응하고 있습니다. 또한 Gateway 스키매틱 편집기와 Expert 레이아웃 편집기의 통합을 실현할 수 있습니다. Guardian는 DRC(디자인 룰 체크), 넷리스트 추출, LVS(Layout vs. Schematic) 비교 등 다양한 기능을 수행합니다.

주요 특징

  • 업계 선도의 고급 DRC 툴과 폭넓은 호환성
  • Dracula, Diva, GDSII, OASIS 등 다양한 룰 파일/기술 파일을 지원
  • 레이아웃과 스키매틱 표시 간 크로스 프로빙 기능으로 빠르고 직관적인 계층 LVS 디버깅을 실현
  • 스트레스 효과 및 well proximity 효과에 대응한 파라미터 추출이 가능
  • Expert 레이아웃 편집기와의 긴밀한 통합을 통해 특정 영역을 지정하고 DRC를 고속으로 실행하고 칩 레벨과 같은 오류 데이터베이스에 오류를 저장하여 일관성과 통합성을 실현

장점

  • Dracula, Diva에서 런세트를 도입하기 위해 내장된 룰 파일 변환기로 원한한 도입이 가능
  • 그래픽과 텍스트로 제공되는 DRC 에러 리포트로 탐색 및 시각적 확인 용이 - 신규 사용자 및 전문가 모두 사용하기 편리
  • 모든 설계 환경에 적합한 완벽한 DRC 명령어 세트 (대화 방식으로 실행하는 영역 지정 DRC, 배치 모드에서 실행하는 full-chip DRC)
  • 연결 기반의 DRC 기능(안테나 룰 체크 등)
  • 그래프 기반의 작업 처리로 DRC 명령 실행을 최적화
  • 아날로그, 믹스드 시그널 설계 레이아웃에서 특히 중요한 정확성의 저하 없이, 45°, 90° 및 모든 각도의 오브젝트를 지원
  • 계층형 DRC 에러 리포트 기능으로 레이아웃 디버깅의 효율을 극대화
  • 멀티-스레드 DRC로 성능 및 용량의 비약적인 향상
  • 사용하기 쉬운 계층형 LVS 오류 보고서에서 디버깅 시간을 대폭 단축
  • Gateway 스키매틱 에디터와 Expert 레이아웃 에디터의 데이터베이스를 직접 연결하여 그래픽 오류 보고서로 크로스 프로빙을 실행
  • 부회로에 대한 블랙-박스 옵션으로 계층형 모드에서 증가형 LVS 비교와 최상위 레벨에서 검증된 디자인에 IP 블록을 쉽게 포함
  • 기본 또는 사용자 정의 방정식을 사용하여 아날로그 설계에서 중요한 구조-의존 SPICE 파라미터를 정확하게 계산
  • LVS 추적 중 일반 디바이스(트랜지스터, 다이오드, 저항, 캐패시터 등), 사용자 정의 디바이스, 블랙-박스 부회로를 정확하게 식별
  • 모든 반도체 공정에 최고의 성능으로 효율적인 full-chip 레이아웃 넷리스트 추출